Offcanvas

IPU

“미래의 데이터센터 인프라는...” 인텔, IPU 로드맵 공개

인텔의 전망에 따르면 향후 데이터센터에서는 ASIC 기반의 프로그래머블 CPU로 구동되는 서버의 비중이 크게 커진다. 인텔이 CPU 오버헤드를 줄이도록 설계된 프로그래머블 네트워킹 장치인 IPU(Infrastructure Processing Unit)의 개발에 사활을 걸고 있는 배경이다.   인텔의 초기 IPU는 제온 CPU와 FPGA를 결합한 형태다. 그러나 궁극적으로는 개방형 시스템 기반 IPDK(Infrastructure Programmer Development Kit) 소프트웨어로 사용자 정의 및 제어가 가능한 강력한 ASIC로 변형될 예정이다. 리눅스 상에서 실행되는 IPDK는, SPDK, DPDK 및 P4와 같은 프로그래밍 툴을 사용하여 네트워크 및 스토리지 가상화뿐만 아니라 워크로드 프로비저닝을 제어할 수 있다. 이번 주 텍사스에서 열린 인텔 비전 창립 행사에서 인텔은 데이터센터에서 미래의 IPU가 어떻게 작동할지에 대해 밝혔다. IPU 개발을 위한 로드맵을 제시하고 회사의 포트폴리오가 데이터센터 계획의 중요한 부분이 될 이유를 소개했다. IPU 로드맵과 관련해 구체적으로 인텔은 연말까지 200Gb IPU 2종를 선보일 것이라고 밝혔다. 마운트 에반스라는 코드명의 IPU는 알파벳의 구글 클라우드 그룹과 함께 개발된 것이다. 하이엔드 및 하이퍼스케일러 데이터센터 서버를 목표로 한다. ASIC 기반의 마운트 에반스 IPU는 v스위치 오프로드, 방화벽 및 가상 라우팅과 같은 전통적인 사용 사례를 지원하는 기종이다. 이 IPU는 NVMe 장치를 에뮬레이트 하기 위해서 인텔 옵테인 기술에서 확장된 하드웨어 가속 NVM 스토리지 인터페이스를 구현한다. 코드명이 오크 스프링스 캐년인 두 번째 IPU는, 맞춤형 프로그래밍 가능 논리로 네트워킹을 처리하는 인텔의 차세대 FPGA이다. 제온 D 프로세서와 인텔 애질렉스 FPGA가 주요 요소로 구성된다. 개방형 가상 스위치(OVS)와 같은 워크로드와 함게 NVMe와 같은 스토리지 기능을 위한 네트...

인텔 IPU DPU 스마트 NIC IPDK

2022.05.12

인텔의 전망에 따르면 향후 데이터센터에서는 ASIC 기반의 프로그래머블 CPU로 구동되는 서버의 비중이 크게 커진다. 인텔이 CPU 오버헤드를 줄이도록 설계된 프로그래머블 네트워킹 장치인 IPU(Infrastructure Processing Unit)의 개발에 사활을 걸고 있는 배경이다.   인텔의 초기 IPU는 제온 CPU와 FPGA를 결합한 형태다. 그러나 궁극적으로는 개방형 시스템 기반 IPDK(Infrastructure Programmer Development Kit) 소프트웨어로 사용자 정의 및 제어가 가능한 강력한 ASIC로 변형될 예정이다. 리눅스 상에서 실행되는 IPDK는, SPDK, DPDK 및 P4와 같은 프로그래밍 툴을 사용하여 네트워크 및 스토리지 가상화뿐만 아니라 워크로드 프로비저닝을 제어할 수 있다. 이번 주 텍사스에서 열린 인텔 비전 창립 행사에서 인텔은 데이터센터에서 미래의 IPU가 어떻게 작동할지에 대해 밝혔다. IPU 개발을 위한 로드맵을 제시하고 회사의 포트폴리오가 데이터센터 계획의 중요한 부분이 될 이유를 소개했다. IPU 로드맵과 관련해 구체적으로 인텔은 연말까지 200Gb IPU 2종를 선보일 것이라고 밝혔다. 마운트 에반스라는 코드명의 IPU는 알파벳의 구글 클라우드 그룹과 함께 개발된 것이다. 하이엔드 및 하이퍼스케일러 데이터센터 서버를 목표로 한다. ASIC 기반의 마운트 에반스 IPU는 v스위치 오프로드, 방화벽 및 가상 라우팅과 같은 전통적인 사용 사례를 지원하는 기종이다. 이 IPU는 NVMe 장치를 에뮬레이트 하기 위해서 인텔 옵테인 기술에서 확장된 하드웨어 가속 NVM 스토리지 인터페이스를 구현한다. 코드명이 오크 스프링스 캐년인 두 번째 IPU는, 맞춤형 프로그래밍 가능 논리로 네트워킹을 처리하는 인텔의 차세대 FPGA이다. 제온 D 프로세서와 인텔 애질렉스 FPGA가 주요 요소로 구성된다. 개방형 가상 스위치(OVS)와 같은 워크로드와 함게 NVMe와 같은 스토리지 기능을 위한 네트...

2022.05.12

인텔, '고성능 네트워크 카드' 협업 나선다… "인스퍼·루지·실리콘 등과 IPU 공동 개발"

인텔이 인스퍼(Inspur), 루지 네트웍스(Ruijie Networks), 실리콘 커넥티비티 솔루션(Silicom Connectivity Solutions) 등과 손잡고 CPU와 FPGA를 모두 활용한 새로운 IPU(infrastructure processing units)를 개발한다.   IPU는 프로그램이 가능한 네트워킹 기기로, 스토리지 가상화, 네트워크 가상화, CPU를 활용한 보안 등 네트워크 프로세싱 작업을 별도로 처리할 수 있는 설계를 적용한다. 인텔은 이를 DPU(data-processing unit)라고 부른다. 이 기술을 이용하면 오버헤드를 줄이고 CPU가 데이터 프로세싱 함수를 처리하는 데 더 집중할 수 있다. 엔비디아, 마벨(Marvell), 펑저블(Fungible), 자일링스 같은 업체가 관련 제품을 내놓으면서 시장이 급성장하고 있다. 인텔은 이미 코드명 마운트 에반스(Mount Evans)라고 알려진 IPU 제품을 개발한 바 있다. 오크 스프링스 캐넌(Oak Springs Canyon)이라고 불리는 차세대 제품으로 이어졌다. 공식 명칭은 C6000X다. 이 제품은 제온 D 프로세서와 인텔 애자일엑스 FPGA를 모두 사용해 커스텀 프로그래밍 로직에 따라 네트워킹 작업을 처리하는 기능을 지원한다. 두 프로세서 모두 DDR4 16GB 메모리를 탑재했다 더 중요한 점은, PCIe Gen4 x16 커넥티비티 외에 100Gbps 포트 2개가 포함됐다는 점이다. 이를 이용하면 오픈 v스위치, NVMe 오버 패브릭(NVMEoF), RoCEv2(Remote Direct Memory Access over Converged Ethernet v2) 등 클라우드 인프라 워크로드까지 처리할 수 있다. 이전 IPU와 마찬가지로 C6000X는 인텔이 아니라 실리콘이 생산한다. 과거 인텔은 프로그래머블 네트워크의 비전에 관해 오픈 표준을 기반으로 개발할 것이라고 밝혔다. 이러한 오픈 표준에서 IPU는 텔레메트리, 혼잡도 제어, 트래픽 관...

IPU 인텔 고성능네트워크카드

2021.12.15

인텔이 인스퍼(Inspur), 루지 네트웍스(Ruijie Networks), 실리콘 커넥티비티 솔루션(Silicom Connectivity Solutions) 등과 손잡고 CPU와 FPGA를 모두 활용한 새로운 IPU(infrastructure processing units)를 개발한다.   IPU는 프로그램이 가능한 네트워킹 기기로, 스토리지 가상화, 네트워크 가상화, CPU를 활용한 보안 등 네트워크 프로세싱 작업을 별도로 처리할 수 있는 설계를 적용한다. 인텔은 이를 DPU(data-processing unit)라고 부른다. 이 기술을 이용하면 오버헤드를 줄이고 CPU가 데이터 프로세싱 함수를 처리하는 데 더 집중할 수 있다. 엔비디아, 마벨(Marvell), 펑저블(Fungible), 자일링스 같은 업체가 관련 제품을 내놓으면서 시장이 급성장하고 있다. 인텔은 이미 코드명 마운트 에반스(Mount Evans)라고 알려진 IPU 제품을 개발한 바 있다. 오크 스프링스 캐넌(Oak Springs Canyon)이라고 불리는 차세대 제품으로 이어졌다. 공식 명칭은 C6000X다. 이 제품은 제온 D 프로세서와 인텔 애자일엑스 FPGA를 모두 사용해 커스텀 프로그래밍 로직에 따라 네트워킹 작업을 처리하는 기능을 지원한다. 두 프로세서 모두 DDR4 16GB 메모리를 탑재했다 더 중요한 점은, PCIe Gen4 x16 커넥티비티 외에 100Gbps 포트 2개가 포함됐다는 점이다. 이를 이용하면 오픈 v스위치, NVMe 오버 패브릭(NVMEoF), RoCEv2(Remote Direct Memory Access over Converged Ethernet v2) 등 클라우드 인프라 워크로드까지 처리할 수 있다. 이전 IPU와 마찬가지로 C6000X는 인텔이 아니라 실리콘이 생산한다. 과거 인텔은 프로그래머블 네트워크의 비전에 관해 오픈 표준을 기반으로 개발할 것이라고 밝혔다. 이러한 오픈 표준에서 IPU는 텔레메트리, 혼잡도 제어, 트래픽 관...

2021.12.15

인텔, 클라우드 노린 하이브리드 IPU 발표… 멀티아키텍처 전환 본격화

인텔이 모든 프로세서를 x86 아키텍처를 기반으로 만들던 시대가 끝났다. 지난주 인텔은 자사의 연례 아키텍처 데이 행사를 개최하고 x86이 아닌 여러 종류의 차기 아키텍처를 사전 공개했다. 인텔이 말하는 “한 세대 내의 최대 변화”라는 말이 과장이 아니다.   이번에 발표한 내용은 단지 아키텍처나 코어수, 코어의 클럭속도가 아니라 새로운 설계이다. 인텔은 더 작은 다이에 더 많은 코어를 집적하는 기존 방식이 아니라 저전력 코어를 추가하는 하이브리드 아키텍처로 전환하고 있다. 사실 이 방식은 일부 ARM 칩 제조업체가 모바일 디바이스용으로 여러 해 전부터 사용하던 방식과 비슷하다. 인텔의 이번 발표는 클라이언트와 서버를 포괄하는 것이지만, 여기서는 서버를 중심으로 살펴보겠다. 차세대 제온 확장 프로세서의 코드명은 사파이어 래피드(Sapphire Rapids)이며, 퍼포먼스 코어(Performance Core) 마이크로아키텍처를 적용한 첫 프로세서이다. 퍼포먼스 코어는 낮은 지연시간과 싱글 쓰레드 코어의 성능을 강조한 미래 아키텍처이다. 더 지능적인 분기 예측 기능으로 명령 파이프라인에서 코드의 흐름을 개선하고, 8개의 디코더로 코드 처리의 병렬화를 강화한다. 더 넓어진 백엔드 역시 더 빠른 병렬 처리를 위한 포트를 추가한다. 사파이어 래피드는 전용 캐시와 공유 캐시도 더 커지고, 코어 수도 늘어난다. 이외에도 DDR5 메모리, PCIe Gen5, 차세대 옵테인 메모리, CSL 1.1, HBM을 지원한다. 사파이어 래피드에는 이전 세대 제온 확장 프로세서에는 사용하지 않던 새로운 기술도 다수 도입된다. AIA(Accelerator Interfacing Architecture)는 가속기와 디바이스에 대한 신호 전송을 개선하고, AMX(Advanced Matrix Extensions)는 딥러닝 알고리즘에서 사용하는 텐서 처리 전용 워크로드 가속 엔진이다. DSA(Data Streaming Accelerator)는 일반적인 데이터 이동 작업을 CPU...

인텔 IPU x86 멀티아키텍처 FPGA

2021.08.25

인텔이 모든 프로세서를 x86 아키텍처를 기반으로 만들던 시대가 끝났다. 지난주 인텔은 자사의 연례 아키텍처 데이 행사를 개최하고 x86이 아닌 여러 종류의 차기 아키텍처를 사전 공개했다. 인텔이 말하는 “한 세대 내의 최대 변화”라는 말이 과장이 아니다.   이번에 발표한 내용은 단지 아키텍처나 코어수, 코어의 클럭속도가 아니라 새로운 설계이다. 인텔은 더 작은 다이에 더 많은 코어를 집적하는 기존 방식이 아니라 저전력 코어를 추가하는 하이브리드 아키텍처로 전환하고 있다. 사실 이 방식은 일부 ARM 칩 제조업체가 모바일 디바이스용으로 여러 해 전부터 사용하던 방식과 비슷하다. 인텔의 이번 발표는 클라이언트와 서버를 포괄하는 것이지만, 여기서는 서버를 중심으로 살펴보겠다. 차세대 제온 확장 프로세서의 코드명은 사파이어 래피드(Sapphire Rapids)이며, 퍼포먼스 코어(Performance Core) 마이크로아키텍처를 적용한 첫 프로세서이다. 퍼포먼스 코어는 낮은 지연시간과 싱글 쓰레드 코어의 성능을 강조한 미래 아키텍처이다. 더 지능적인 분기 예측 기능으로 명령 파이프라인에서 코드의 흐름을 개선하고, 8개의 디코더로 코드 처리의 병렬화를 강화한다. 더 넓어진 백엔드 역시 더 빠른 병렬 처리를 위한 포트를 추가한다. 사파이어 래피드는 전용 캐시와 공유 캐시도 더 커지고, 코어 수도 늘어난다. 이외에도 DDR5 메모리, PCIe Gen5, 차세대 옵테인 메모리, CSL 1.1, HBM을 지원한다. 사파이어 래피드에는 이전 세대 제온 확장 프로세서에는 사용하지 않던 새로운 기술도 다수 도입된다. AIA(Accelerator Interfacing Architecture)는 가속기와 디바이스에 대한 신호 전송을 개선하고, AMX(Advanced Matrix Extensions)는 딥러닝 알고리즘에서 사용하는 텐서 처리 전용 워크로드 가속 엔진이다. DSA(Data Streaming Accelerator)는 일반적인 데이터 이동 작업을 CPU...

2021.08.25

인텔, 인프라 연산 유닛 'IPU' 계획 발표

인텔이 인프라 처리 장치인 IPU 개발 계획을 발표했다. 스마트 NIC에 지능형 처리 기능을 더한 새 칩을 통해 네트워크 프로세서 제품군을 확대해 나간다는 계획이다.  이번 발표는 지난 14일(현지시간) 인텔이 개최한 식스파이브 서밋 2021에서 이뤄졌다. 나빈 셰노이 인텔 데이터센터그룹 대표는 클라우드 시장을 겨냥한 새 프로세서 제품군을 개발할 계획도 함께 언급했다.  그간 업계에서는 스마트 NIC라 불리는 전용 네트워킹 칩을 둘러싼 행보가 있어 왔다. CPU의 네트워크 트래픽 처리 작업 부담을 던 이 칩은, 인텔 외에도 여러 업체들이 공급해왔다. 가령, 멜라녹스는 2019년에 스마트 NIC를 출시했고, 이후 엔비디아에 인수됐다. 자일링스는 2020년에 스마트 NIC를 출시했으며, 조만간 AMD에 인수될 예정이다.    이미 인텔은 이더넷 800이라는 이름의 자체 스마트 NIC 제품군을 보유하고 있다. 그렇다면 IPU는 어디에 적합할까? 인텔 대변인에 따르면, 스마트 NIC의 주요 목적은 네트워킹과 스토리지 인프라를 하드웨어 수준에서 가속화하는 것이다. IPU는 스마트 NIC에서 한 단계 더 나아간 것이라고 업체는 설명했다. 인텔 담당자는 이메일을 통해 "IPU는 전용 프로토콜 가속기를 갖춤으로써 스토리지 및 네트워크 가상화 작업을 부작용 없이 가속해준다. 뿐만 아니라, 제어 포인트 역할을 함으로써 하드웨어 인프라를 관리하는 클라우드 업체 혹은 통신사가 흔히 겪는 리소스 부족 또는 과다 사용 문제를 최소화해줄 수 있다”라고 설명했다.  다만 인텔이 말한 IPU는 일부 혼동의 여지가 있다. IPU는 인텔이 과거에 이미징 처리 장치를 의미하기 위해 사용했던 단어이기도 하다.  인텔에 따르면 IPU는 “데이터센터에서 시스템 수준의 인프라 리소스를 지능적으로 관리할 수 있도록” 프로그래밍할 수 있는 네트워크 장치다. 이는 IPU가 FPGA일 것임을 의미한다. 클라우드 운영자는 IPU를 통해 높은 성능...

인텔 IPU 스마트 NIC 네트워크 가속화

2021.06.17

인텔이 인프라 처리 장치인 IPU 개발 계획을 발표했다. 스마트 NIC에 지능형 처리 기능을 더한 새 칩을 통해 네트워크 프로세서 제품군을 확대해 나간다는 계획이다.  이번 발표는 지난 14일(현지시간) 인텔이 개최한 식스파이브 서밋 2021에서 이뤄졌다. 나빈 셰노이 인텔 데이터센터그룹 대표는 클라우드 시장을 겨냥한 새 프로세서 제품군을 개발할 계획도 함께 언급했다.  그간 업계에서는 스마트 NIC라 불리는 전용 네트워킹 칩을 둘러싼 행보가 있어 왔다. CPU의 네트워크 트래픽 처리 작업 부담을 던 이 칩은, 인텔 외에도 여러 업체들이 공급해왔다. 가령, 멜라녹스는 2019년에 스마트 NIC를 출시했고, 이후 엔비디아에 인수됐다. 자일링스는 2020년에 스마트 NIC를 출시했으며, 조만간 AMD에 인수될 예정이다.    이미 인텔은 이더넷 800이라는 이름의 자체 스마트 NIC 제품군을 보유하고 있다. 그렇다면 IPU는 어디에 적합할까? 인텔 대변인에 따르면, 스마트 NIC의 주요 목적은 네트워킹과 스토리지 인프라를 하드웨어 수준에서 가속화하는 것이다. IPU는 스마트 NIC에서 한 단계 더 나아간 것이라고 업체는 설명했다. 인텔 담당자는 이메일을 통해 "IPU는 전용 프로토콜 가속기를 갖춤으로써 스토리지 및 네트워크 가상화 작업을 부작용 없이 가속해준다. 뿐만 아니라, 제어 포인트 역할을 함으로써 하드웨어 인프라를 관리하는 클라우드 업체 혹은 통신사가 흔히 겪는 리소스 부족 또는 과다 사용 문제를 최소화해줄 수 있다”라고 설명했다.  다만 인텔이 말한 IPU는 일부 혼동의 여지가 있다. IPU는 인텔이 과거에 이미징 처리 장치를 의미하기 위해 사용했던 단어이기도 하다.  인텔에 따르면 IPU는 “데이터센터에서 시스템 수준의 인프라 리소스를 지능적으로 관리할 수 있도록” 프로그래밍할 수 있는 네트워크 장치다. 이는 IPU가 FPGA일 것임을 의미한다. 클라우드 운영자는 IPU를 통해 높은 성능...

2021.06.17

IDG 설문조사

회사명:한국IDG 제호: ITWorld 주소 : 서울시 중구 세종대로 23, 4층 우)04512
등록번호 : 서울 아00743 등록일자 : 2009년 01월 19일

발행인 : 박형미 편집인 : 박재곤 청소년보호책임자 : 한정규
사업자 등록번호 : 214-87-22467 Tel : 02-558-6950

Copyright © 2022 International Data Group. All rights reserved.

10.4.0.6